百家樂 遊藝場_Optiver使用AMD企業級產品組合賦能數據中心現代化開啟計算與AI的新時代

—Optiver通過包含有EPYC CPU、Solarflare以太網適配器、Virtex FPGA和Alveo加快卡在內的高功能AMD辦理方案搭建其業務根基—

2024年5月7日,加利福尼亞州圣克拉拉訊 — 今天,AMD(超威,納斯達克股票代碼:AMD)公佈,Optiver – 在過份100家買賣所擁有買賣業務的環球領先做市商 – 正在廣泛采用AMD高功能算計引擎,通過構建一個用作組織根基的當代化根基設備,協助其進一步推行改良金融市場的使命。通過AMD EPYC(霄龍)處理器、AMD Solarflare低時延以太網適配器、AMD Virtex FPGA和AMD Alveo自安適加快卡,Optiver正在辦理各種專業挑戰,以構建能夠使金融市場加倍進步的系統。

Optiver美國首席專業官Alexander Itkin表示:我們是一支由研究人員和工程師組建的團隊,并有著一個共同的愿景:構建百家樂莊家比例策略能夠讓金融市場變得更好的系統。無論是挑戰光速以實現時延最小化,還是搭建世界領先的算計規模,我們正在連續不斷突破極限。我們需要的是能夠讓我們在納秒內便能應對資源市場復雜多變的算計根基設備。對我們而言,只有AMD的高功能產品才能令其成為可能,協助我們勝利且連續地安適沙龍國際 百家樂金融市場。

AMD商用企業環球副總裁Archana Vemulapalli說:AMD在知足商務客戶需求方面有著獨特的優勢,可以憑借其強盛且多樣化的算計引擎產品組合提供令人印象深刻的功能和能效,它們 也是當代數據中央的兩大關鍵組成部門。我們與Optiver的合作便是一個很好的範例,說明白我們是如何與客戶攜手合作來突破可能性的極限,同時呈現了AMD商務辦理方案的才幹以及它如何協助我們的客戶應對當前和未來的挑戰。

協助Optiver實現根基設備當代化并提高業務速度和效率的AMD企業級產品包含有:

AMD EPYC CPU:Optiver正在採用第四代AMD EPYC處理器來搭建其所需的大規模算計,從而推動數據解析并為該公司的數據中央當代化和工作負載整合工作提供要點密度。

Solarflare以太網適配器:Optiver還採用了旨在為高功能電子買賣環境而設計的AMD Solarflare X2系列以太網網絡適配器。這些適配器可以在應用層提供網絡接口的低等級管理。

Virtex UltraScale+ FPGA:數據的指數級增長需要固定性能硅器件之外的智能網絡和數據中央辦理方案來提供最大吞吐量、高數據處理才幹以及能夠安適連續不斷演進的連結尺度的敏捷性。AMD Virtex UltraScale+ VU23P FPGA可以協助Optiver加快其系統,同時維持持久的自安適性。

Alveo加快卡:Optiver采用了AMD Alveo U55C和Alveo UL3524自安適加快卡,后者比擬前代FPGA專業可提供7倍的時延改良1。

Optiver美國硬件擔當人Kevin Sprague以為:我們的最終目標是能夠更快的拜訪數據和信息,這對知足金融行業的獨特需和解工作流不可或缺。高功能的Alveo超低時延加快卡也至關主要,能夠使我們更快的傳輸更多信息。我們與AMD的合作協助我們開闢出了行業所需的產品和性能。此外,我們的合作使我們不僅能夠利用AMD FPGA,還能通過AMD EPYC CPU來擴展和優化產品,從而構建出高功能買賣系統和根基設備。

AMD憑借強盛、創造且成熟的辦理方案組合助力企業級客戶應對當今的種種挑戰。Optive百家樂路子r顯現了AMD算計產品組合的領導力,此中由多個獨立設施協作所組成的智能辦理方案還能優于其各部門之和,為公司和客戶帶來無與倫比的價值。

關于AMD

在過份五十年的歷史中,AMD帶領了高功能運算、圖形,以及可視化專業方面的創造。環球數以億計的人們、領先的500強公司,以及尖端科學百家樂平註規則研究所都依附AMD專業來改良他們的生活、工作以及娛樂。AMD員工致力于打造領先的高功能和自安適產品,努力拓寬專業的極限。功績今天,啟迪未來。更多信息,敬請拜訪AMD公司(NASDAQ:AMD)官網amdcn,關注AMD 官方: AMDChina,關注AMD官方微博 AMD中國。

1 截至 2024 年 8 月 16 日,AMD 功能實驗室採用 Vivado Design Suite 20241,對運行在 Vivado Lab(硬件控制器) 20241 上的 Alveo UL3524 加快卡進行了測試。基于 GTF 時延基準設計,途經部署,可在內部近端回送模式下啟用 GTF 收發器。GTF TX 和 RX 時鐘在大概 644MHz 的相同頻率下工作,相移為 180 度。GTF 時延基準設計通過鎖存單個空閑運行計數器的值來丈量硬件中的時延。時延即為 TX 數據在 GTF 收發器處鎖存的時間與其在路由回 FPGA 架構之前在 GTF 收到器處鎖存的時間之間的差值。時延丈量不包含有協議開銷、協議幀、可編程邏輯 (PL) 時延、TX PL 接口建置時間、RX PL 接口時鐘輸出、包飛翔時間和別的時延來歷。基準測試運行了 1,000 次,每次測試 250 幀。引用的丈量結局基于 GTF 收發器RAW 模式,此中收發器的物理介質連結子層 (PMA) 將數據按原樣傳遞到 FPGA 架構。時延真人 百家樂丈量結局在此部署的所有測試運行中維持一致。系統制造商可能會改動部署,因此產生差異的結局。ALV-10

免責宣示:市場有風險,選擇需謹嚴!此文僅供參考,不作交易根據。

GIF图片